RTL Designer (DFT)

Описание вакансии

Чем предстоит заниматься:

  • Участие в проработке DFT flow для SoC
  • Проработка DFT (Scan Insertion, PMBIST, Boundary Scan) архитектуры, как на уровне отдельных блоков, так и на уровне Top SoC
  • Анализ и подготовка rtl блоков для вставки Scan, PMBIST, Boundary Scan; Вставка тестовых структур
  • Написание SDC для тестовых режимов работы на уровне блоков и Top уровне; STA тестовых структур
  • Поддержка в backend на предмет влияния тестовых структур на STA блоков и системы в целом, как в тестовых, так и в функциональном режимах
  • ATPG, анализ покрытия, анализ rtl для увеличения покрытия
  • Моделирование тестовых паттернов в netlist
  • Подготовка продуктов к промышленному тестированию.

Что мы ожидаем от будущего члена команды:

  • Опыт в разработке DFT-структур ИС от 1 года
  • Опыт создания тестовых паттернов для производственной отбраковки (BSCAN, SCAN, MBIST)
  • Знание синтезируемого подмножества языков HDL Verilog/SystemVerilog, достаточное для работы с разработчиками RTL
  • Опыт использования симулятора для RTL- и netlist-моделирования (Synopsys VCS, Cadence Xcelium)
  • Рабочее знание программ синтеза (Synopsys Design Compiler, Fusion Compiler или Cadence Genus)
  • Умение составлять файлы временных ограничений (SDC) и анализировать STA-отчёты
  • Понимание формальной верификации (Synopsys Formality, Cadence Conformal)
  • Разработка скриптов автоматизации (tcl/python/perl/shell scripting, etc.)
  • Умение работать с системами контроля версий (git)
  • Уверенное использование Linux
  • Знание английского языка на уровне чтения технической документации и умения вести переписку на технические темы.

Дополнительно приветствуется:

  • Опыт работы с тестовым оборудованием для отбраковки ИС (ATE) или взаимодействия с инженерами тестовых станций
  • Опыт работы с САПР Synopsys
  • Уверенное владение английским языком, достаточного для устного общения по техническим вопросам.

Будем рады Вам предложить:

  • Стать частью мирового процесса трансформации микроэлектроники и создавать новейшие серверные SoC с RISC-V ядрами на борту;
  • Гибридный либо дистанционный формат работы: можно работать в комфортном лофт-офисе в Москве (Трёхгорная мануфактура) или Санкт-Петербурге (Полюстрово), дистанционно из дома, из любого города;
  • Возможность выбрать удобные начало и окончание рабочего дня;
  • Конкурентный уровень заработной платы (готовы по достоинству оценить ваши знания и опыт) + премирование по результатам работы;
  • Обучение/сертификация за счет компании (в соответствии с согласованным планом);
  • Возможность расти горизонтально и вертикально, а также в зависимости от результатов и интересов перемещаться между проектами и командами;
  • Оформление по ТК РФ с первого дня работы; ДМС с первого дня.

О направлении YADRO Semiconductors

Мы — вендор микропроцессоров собственного дизайна и разработки с fabless моделью. Цель компании — создание линейки современных микропроцессоров на базе открытой и свободной архитектуры RISC-V для использования в составе серверных, сетевых продуктов, систем хранения данных, персональных компьютеров, планшетов и других устройств. Также планируется создание семейства микропроцессоров для разного типа специализированных применений: от акселерации задач искусственного интеллекта до граничных вычислений и интернета вещей.

Департамент разработки систем на кристалле (СнК, SoC) является частью полупроводникового дивизиона YADRO и отвечает за проектирование и поставку SoC на базе процессорных ядер RISC-V, а также сопутствующего программного обеспечения, для использования в составе серверных, сетевых продуктов, систем хранения данных, планшетов и других устройств.

Навыки
  • SystemVerilog
  • Ultrascale
  • netlist
  • ASIC
  • STA
  • SDC
  • system-on-chip
  • Spyglass
  • JTAG
  • DFT
  • design-for-test
  • MBIST
  • boundary scan
  • Cadence
  • Synopsys
Посмотреть контакты работодателя

Похожие вакансии

Хотите оставить вакансию?

Заполните форму и найдите сотрудника всего за несколько минут.
Оставить вакансию